O novo Circuito Integrado FCA100 foi desenvolvido conjuntamente entre a empresa Sense Eletrônica Ltda, situada no Vale da Eletrônica em Santa Rita do Sapucaí-Mg e a Universidade Federal de Itajubá – UNIFEI. Recebeu apoio financeiro do BNDES através do programa FUNTEC, exclusivamente para o desenvolvimento do  chip.  O projeto contou ainda com o apoio tecnológico da empresa Vivace Instruments Ltda, situada na cidade de Clavinhos-SP, que forneceu a codificação de toda a norma IEC 61158-2, necessária ao desenvolvimento deste Chip.

            A motivação para o desenvolvimento do FCA 100 por parte da Sense foi devido a necessidade de desenvolver um novo Posicionador Digital Eletropneumático, tecnologicamente mais evoluído do que os que existem no mercado, utilizando  os protocolos de comunicação Foudation Fieldbus e Profibus-PA. A Sense utilizou-se ainda dos benefícios da Lei de Informática para o desenvolvimento de alguns blocos funcionais específicos e também para a realização de ensaios de EMI/EMC no projeto do Posicionador.

O chip  FCA100 é um periférico fieldbus, de acordo com a IEC 61158-2 e que
suporta interfaces com CPUs e MCUs, satisfazendo as exigências de alta performance de equipamentos e dispositivos fieldbus.

Contém um codificador/decodificador Manchester,  assim como  funções de tempo crítico em hardware e facilita implementações do Physical e Data link layers para os protocolos  Foundation fieldbus H1 e Profibus-PA.

Possui as seguintes características básicas:

  • Em conformidade com a norma IEC 61158-2, camada física em 31,25 kbit/s
  • Tensão de operação de 2,7 a 3,6 V (ou 4,5 a 5,5 V)
  • Baixo consumo de corrente apropriado para dispositivos de campo (<1mA)
  • Interface flexível adequado para os mais diversos tipos de processadores
  • 1 canal I²C (Inter-Integrated Circuit) para comandos de programação, leitura e escrita e transferência de frames: taxa até 1 Mbits/s
  • Codificador/decodificador Manchester
  • Deteção e correção automática de polaridade
  • Deteção automática de FCS (Frame Check Sequence) na recepção
  • Geração de FCS na transmissão
  • Jabber timer de 4096 bit time
  • Número de preâmbulos configurável
  • Interrupções mascaráveis com múltiplas fontes
  • 03 timers 16 bits: 1 octeto, 1 ms e 1/32 ms para a temporização do Data Link layer
  • 512 bytes de SRAM interna como buffer de comunicação para transmissão, recepção
  • Sinais de controle, facilitando a interface com microprocessadores e controladores
  • Big & Little Endian configuráveis
  • Temperatura de operação:  -40 a 85

  • Clock de 1 a 8 MHz




  • Aplicação Típica


    O ASIC FCA100 foi projetado como controlador de comunicação fieldbus e essa é a sua aplicação típica:





    Posts mais Visitados